作為開關(guān)電源的輸出整流濾波電容器,臥式電解電容往往是首要的選擇,鋁電解電容器的電容量完全可以滿足要求,而ESR則相對比較高??梢酝ㄟ^多只并聯(lián)的方法降低ESR。也可以選擇更大的電容量來降低ESR
ESR是高頻電解電容里面最重要的性能參數(shù),很多電容供應(yīng)商都強(qiáng)調(diào)“LOW ESR”這一性能特征,也就是ESR值很小的意思。那么,我們?nèi)绾握_理解LOW ESR的實(shí)際意義呢?由于現(xiàn)在電子技術(shù)的發(fā)展,供應(yīng)給硬件的電壓正呈現(xiàn)越來越低的趨勢,例如FPGA、DSP、RAM系列的供電電壓都是很低,有的電路電 壓小于2V,相比以前動輒3、4V的電壓要低得多。但是,另一方面這些芯片由于晶體管和頻率爆增,需求的功耗卻是有增無減,因此按P=UI的公式來計(jì)算, 這些設(shè)備對電流的要求就越來越高了。
比如在電腦主板上,例如兩顆功耗同樣是70W的CPU,前者電壓是3.3V,后者電壓是 1.8V。那么,前者的電流就是I=P/U=70W/3.3V大約在21.2A左右。而后者的電流就是I=P/U=70W/1.8V=38.9A,達(dá)到了 前者的近一倍。在通過電容的電流越來越高的情況下,假如電容的ESR值不能保持在一個較小的范圍,那么就會產(chǎn)生比以往更高的漣波電壓(理想的輸出直流電壓 應(yīng)該是一條水平線,而漣波電壓則是水平線上的波峰和波谷)。
此外,即使是相同的漣波電壓,對低電壓電路的影響也要比在高電壓情況下更 大。例如對于3.3V的MCU而言,0.2V漣波電壓所占比例較小,還不足以形成致命的影響,但是對用于1.8V供電的FPGA、DSP而言,同樣是 0.2V的漣波電壓,其所占的比例就足以造成數(shù)字電路的判斷失誤。